연산 증폭기에서 잡음을 낮추기 위한 설계 도움말


PDF 다운로드

글/Brian Black, Product Marketing Manager, Signal Conditioning Products,
     Glen Brisebois, Senior Applications Engineer, Signal Conditioning Products, Linear Technology

 

실제적인 물리적 성질 때문에 정밀도, 제로 잡음, 무한한 개방 루프 이득, 슬루율, 이득-대역폭 곱이 완벽한 이상적인 연산 증폭기를 달성한다는 것은 불가능하다. 하지만 증폭기 제품이 세대를 거듭할수록 이전 제품보다 나아지고 있다는 것은 확실하다. 그렇다면 1/f 잡음이 낮은 연산 증폭기를 설계하려면 어떻게 해야 할 것인가?
1985년에 Linear Technology의 George Erdi가 LT1028을 설계하였다. LT1028은 1kHz일 때 0.85nV/Hz의 입력 전압 잡음 밀도와 35nVP-P의 0.1Hz~10Hz 입력 전압 잡음으로서 30년 넘게 저주파수에서 전압 잡음이 가장 낮은 연산 증폭기로 남아 있다. 그런데 올해 LT6018이라고 하는 새로운 증폭기가 등장함으로써 LT1028에 도전장을 내게 되었다. LT6018은 30nVP-P의 0.1Hz~10Hz 입력 전압 잡음과 1Hz의 1/f 코너 주파수를 달성한다. 다만 광대역 주파수의 특성은 1.2nV/Hz이다. 그럼으로써 LT6018은 저주파 애플리케이션에서 더 낮은 잡음을 가능하게 하며, LT1028은 많은 광대역 애플리케이션에서 우수한 성능을 달성한다(그림 1).


...(중략)

기사입력 : 2016-12-12

1 2 3 4

© 2018 Analog Devices | SITE MAP | RSS YouTube Twitter facebook Google Plus LinkedIn Managed by SemiNet

본 사이트 내의 콘텐츠를 무단 복제 사용시 관계 법령에 의거 처벌을 받을 수 있습니다.